今天是
首页
期刊简介
编委会
投稿指南
过刊浏览
期刊订阅
弘扬科学家精神
联系我们
文章摘要
李云岗,李启虎.时间压缩式相关器/延迟线IC设计[J].,1991,10(6):12-15
时间压缩式相关器/延迟线IC设计
中文摘要
:
相关器、延迟线在信号处理领域中有着非常广泛的应用.但到目前为止尚没有看到这类集成电路 的报道.依据[1]文提及的新型时间压缩式相关器,本文给出了通用相关器/延迟线的专用集成电路设计,该集成电路(IC)可以完成极性相关和多比特相关、同时还可以作为延迟线应用,可构成768级以下任意长延时,在8kHz采样频率下单片IC最大延时可达96ms.此IC可以多片应用,满足不同场合的应用要求.
英文摘要
:
DOI:
10.11684/j.issn.1000-310X.1991.06.004
中文关键词
:
时间压缩相关器
延迟线
IC设计
采样频率
相关函数
极性相关
被动声呐
寄存器
压缩环
点相关
英文关键词
:
基金项目
:
作者
单位
李云岗
中国科学院声学所
李启虎
中国科学院声学所
摘要点击次数
:
2339
全文下载次数
:
815
查看全文
查看/发表评论
下载PDF阅读器
关闭